MOOC 电子线路设计、测试与实验(二)(华中科技大学)1001943003 最新慕课完整章节测试答案
模块一 绪论
文章目录
绪论课单元测验
1、单选题:
5.1K±5%欧姆的五环电阻的色环序列为
选项:
A: 黄紫黑橙棕
B: 绿棕黑棕金
C: 棕黑棕棕金
D: 绿棕黑棕棕
E: 棕黑黑棕金
F: 黄紫黑橙金
答案: 【 绿棕黑棕金 】
2、单选题:
某个电阻的色环序列为棕黑红棕,其电阻值为?
选项:
A: 22 ± 5%欧姆
B: 1K±5%欧姆
C: 1K±1%欧姆
D: 100±1%欧姆
E: 2K±1%欧姆
F: 200±5%欧姆
答案: 【 1K±1%欧姆】
3、单选题:
示数为102的3296型多圈电位器的标称阻值为
选项:
A: 1KΩ
B: 100Ω
C: 10Ω
D: 102Ω
E: 10.2Ω
F: 1.02Ω
答案: 【 1KΩ】
4、单选题:
示数为103的瓷片电容的电容值为?
选项:
A: 1μf
B: 0.1μf
C: 0.01μf
D: 103μf
E: 103pf
F: 103nf
答案: 【 0.01μf】
5、单选题:
示数为68的瓷片电容的电容值为?
选项:
A: 6000μf
B: 60μf
C: 0.6μf
D: 68μf
E: 68pf
F: 68nf
答案: 【 68pf 】
6、单选题:
视频中的3位半手持式万用表有四位显示,左边首位上若有数显示则必是
选项:
A: 0
B: 1
C: 2
D: 5
E: 8
F: 9
答案: 【 1】
7、单选题:
视频中的3位半手持式万用表测量一可调电阻当前阻值,档位开关在欧姆区的2k档,显示为 .392,说明当前阻值是
选项:
A: 0.392欧姆
B: 392欧姆
C: 3.92千欧姆
D: 392千欧姆
E: 0.392*2欧姆即0.784欧姆
F: 0.392*2千欧姆即0.784千欧姆
答案: 【 392欧姆】
8、单选题:
视频中的直流稳压电源,无外连接,单设备能输出的最高直流电压为
选项:
A: 5V
B: 10V
C: 12V
D: 24V
E: 30V
F: 60V
答案: 【 60V】
9、单选题:
一块通用面包板,公共条是三•四•三分段连通型,那么这块板上最多有( )个插孔在内部是连通在一起的?
选项:
A: 3
B: 4
C: 10
D: 15
E: 20
F: 50
答案: 【 20】
10、单选题:
对于视频中的信号发生器,要把三角波输出调成近似锯齿波,需要调节( )旋钮
选项:
A: 频率微调
B: 幅度调节
C: 衰减选择
D: 波形选择
E: 直流电平
F: 占空比
答案: 【 占空比】
11、单选题:
一个频率2KHz,最大值0V,最小值-4V的三角波,其直流分量为
选项:
A: -4V
B: -2V
C: -1V
D: 0V
E: +1V
F: +2V
答案: 【 -2V】
12、单选题:
当信号从视频中的信号发生器的同步输出口正常输出,且设备上的TTL灯亮,则其波形峰峰值约为
选项:
A: 15V
B: 10V
C: 5V
D: 3V
E: 1V
F: 10mV
答案: 【 5V】
13、单选题:
示波器操作时,应适当调整( )让通道信号的波形显示横向扩展或压缩,保证屏幕上至少显示两个完整周期。
选项:
A: 水平时基
B: 水平位移
C: 垂直位移
D: 垂直档位
E: 触发电平
F: 触发信源
答案: 【 水平时基】
14、单选题:
对于通常使用的普通无衰减探头,示波器通道 探头比设置必须保证为
选项:
A: 100X
B: 10X
C: 5X
D: 2X
E: 1X
F: 0X
答案: 【 1X】
15、单选题:
示波器稳定实时显示被测周期信号波形,基本前提是指定的( )信号与被测信号同源
选项:
A: 触发信源
B: 探头校准
C: 存储波形
D: 判决电平
E: 噪声
F: 脉冲
答案: 【 触发信源】
16、多选题:
本课程中,如( )这些参数是用万用表来测的。
选项:
A: 直流电压
B: 直流电流
C: 交流电压
D: 交流电流
E: 电阻阻值
F: 二极管压降
答案: 【 直流电压;
电阻阻值;
二极管压降】
17、多选题:
视频中的稳压电源在实验中,主从独立模式下打开Power键后,不管如何调整主路的电压旋钮,主路输出电压始终为0,可能原因是
选项:
A: OUTPUT开关没打开
B: 从路电压旋钮调到了0
C: 主路电流旋钮调到了0
D: 从路电流旋钮调到了0
E: 主路连接的外部电路有短路
F: 电源内部有其他故障
答案: 【 OUTPUT开关没打开;
主路电流旋钮调到了0;
主路连接的外部电路有短路;
电源内部有其他故障】
18、多选题:
属于示波器边沿触发设定项目的是
选项:
A: 通道耦合
B: 探头比
C: 触发信源
D: 触发电平
E: 触发边沿
F: 水平时基
答案: 【 触发信源;
触发电平;
触发边沿】
19、多选题:
下面说法正确的是( )
选项:
A: 本课程中常说的“地”是指各部分连在一起形成的统一的0电位参考平面
B: 实验室用稳压电源主路状态指示灯变红色说明当前处于正常稳压输出状态
C: 改变稳压电源工作模式之前,应将实验电路和稳压电源输出端对应连线接好
D: 面包板上电路走线应尽量贴板,横平竖直,直角绕开大器件
E: 将信号发生器的输出线夹到面包板上电路时,应直接夹到对应元器件引脚上
F: 示波器屏幕显示一般是用YT模式坐标系,而切换成XY模式后,横轴坐标是时间
答案: 【 本课程中常说的“地”是指各部分连在一起形成的统一的0电位参考平面;
面包板上电路走线应尽量贴板,横平竖直,直角绕开大器件】
20、判断题:
数字万用表显示屏上出现H符号,并一直显示刚才的某个测量结果,无法正确显示新的测量情况,可以按一次Power键还原为正常使用状态。
选项:
A: 正确
B: 错误
答案: 【 错误】
21、判断题:
面包板插板用信号连接线金属裸露的剥头长应为6~8mm。
选项:
A: 正确
B: 错误
答案: 【 正确】
22、判断题:
视频中的信号发生器最大衰减选择档标值是60 Hz。
选项:
A: 正确
B: 错误
答案: 【 错误】
23、判断题:
视频中的信号发生器若要输出正弦波,信号线必须接到函数输出口。
选项:
A: 正确
B: 错误
答案: 【 正确】
24、判断题:
示波器通道耦合为直流耦合时,屏幕只显示信号中的直流分量。
选项:
A: 正确
B: 错误
答案: 【 错误】
25、判断题:
如果示波器内外自检都正常,那么观测信号时就不必关心触发信源设置了
选项:
A: 正确
B: 错误
答案: 【 错误】
26、判断题:
本课程中,使用Tek示波器,其ACQUIRE获取设定应尽量保持“平均值”模式。
选项:
A: 正确
B: 错误
答案: 【 错误】
27、判断题:
Rigol示波器中要将波形显示切换成XY模式,是在水平控制菜单中的“时基”项。
选项:
A: 正确
B: 错误
答案: 【 正确】
28、判断题:
使用电阻只要用对电阻值就可以了。
选项:
A: 正确
B: 错误
答案: 【 错误】
29、判断题:
电解电容使用时不仅要注意其电容值,还需要注意其极性与耐压值。
选项:
A: 正确
B: 错误
答案: 【 正确】
30、判断题:
数字芯片不用的管脚就无需连接了。
选项:
A: 正确
B: 错误
答案: 【 错误】
模块七 利用MSI搭建复杂数字电路
利用MSI搭建复杂数字电路单元测验题
1、单选题:
一个5位二进制加法计数器,初始状态为00000,经过201个输入脉冲后,计数器的状态为
选项:
A: 01001
B: 00111
C: 00101
D: 01000
E: 10101
F: 10001
答案: 【 01001】
2、单选题:
74LS161构成分频电路如图所示,分频比为
选项:
A: 1:63
B: 1 : 32
C: 1 : 56
D: 1 : 60
答案: 【 1:63】
3、单选题:
分析如图 所示的计数器电路,说明这是几进制的计数器
选项:
A: 10
B: 5
C: 6
D: 8
E: 12
F: 16
答案: 【 10】
4、单选题:
图示电路是可变进制计数器。试分析当控制变量A为0和1时,电路分别为 进制计数器。
选项:
A: 10、12
B: 9、 11
C: 9、 12
D: 10、 11
E: 8、 10
F: 8、 12
答案: 【 10、12】
5、单选题:
已知电路的当前状态Q3Q2Q1Q0为“1100”,74LS191具有异步置数的逻辑功能,请问在时钟作用下,电路的下一状态(Q3Q2Q1Q0)为
选项:
A: “0000”
B: “1100”
C: “1011”
D: “1101”
E: “0001”
F: “1000”
答案: 【 “0000”】
6、单选题:
同步可预置数的可加/减4位二进制计数器74LS191芯片组成下图所示电路。各电路的计数长度M为多少?
选项:
A: 31
B: 30
C: 3
D: 13
E: 23
F: 33
答案: 【 31】
7、判断题:
计数器是数字电路中的基本逻辑部件,其功能是记录脉冲的个数
选项:
A: 正确
B: 错误
答案: 【 正确】
8、判断题:
n进制计数器的每一种状态都被编码为对应的n位二进制整数
选项:
A: 正确
B: 错误
答案: 【 正确】
9、判断题:
计数器属于组合逻辑电路
选项:
A: 正确
B: 错误
答案: 【 错误】
10、判断题:
同步时序逻辑电路中所有触发器的时钟端应相连
选项:
A: 正确
B: 错误
答案: 【 正确】
模块三 Verilog HDL简介
MOOC-VerilogHDL-单元测验
1、单选题:
讲解中提到的VHDL和Verilog 这两中HDL语言先后与1987年和1995年成为()标准
选项:
A: EI
B: SCI
C: IEEE
D: IE
E: NI
F: 802.11
答案: 【 IEEE】
2、单选题:
verilogHDL的基本结构中通常需要进行模块范围的定义,VerilogHDL的模块范围的定义的开始和结束方式是
选项:
A: /*...*/
B: {...}
C: if...else
D: module...endmodule
E: begin...e