MOOC 数字逻辑与数字系统设计(中国矿业大学)1001755363 最新慕课完整章节测试答案
第2讲 数制变换
文章目录
- 第2讲 数制变换
- 第3讲 码制
- 第10讲 组合电路的分析与设计方法
- 第11讲 编码器
- 第12讲 译码器
- 第13讲 分配器和选择器
- 第14讲 加法器
- 第15讲 数值比较器
- 第16讲 基本RS触发器
- 第17讲 触发器电路结构及动作特点
- 第18讲 触发器的逻辑功能描述及应用
- 第25讲 555时基电路及其应用
- 第30讲 PLD基础
- 第31讲 CPLD
- 第32讲 HDL设计初步
- 第33讲 数字系统设计举例
- 第34讲 EDA技术在数字设计中的应用
- 第 1 讲 绪论
- 第 19 讲 时序逻辑电路的特点及描述方法
- 第 20 讲 时序逻辑电路的分析
- 第 21 讲 时序逻辑电路的设计
- 第 22 讲 计数器
- 第 23 讲 寄存器和移位寄存器
- 第 24 讲 其它常见时序逻辑电路及竞争-冒险现象
- 第 4 讲 逻辑代数基本运算规则
- 第 5 讲 逻辑函数的代数法化简
- 第 6 讲 逻辑函数的卡诺图化简
- 第 7 讲 逻辑门基础
- 第 8 讲 TTL集成门电路
- 第 9 讲 MOS集成门电路
第2讲 数制转换-单元测试
1、单选题:
将十进制小数转换为二进制数一般采用( )。
选项:
A: 乘2取整法
B: 乘10取整法
C: 乘2取余法
D: 乘10取余法
答案: 【 乘2取整法】
2、单选题:
将十进制数18转换成八进制是( )。
选项:
A: 20
B: 22
C: 24
D: 21
答案: 【 22】
3、单选题:
任何一位十六进制数最少可以用( )二进制数来表示。
选项:
A: 1
B: 2
C: 4
D: 16
答案: 【 4】
4、单选题:
用补码表示的有符号二进制数11010对应的十进制数是( )。
选项:
A: +10
B: -10
C: +6
D: -6
答案: 【 -6】
5、单选题:
将二进制数(11001.11)B转换成十进制数是( )
选项:
A: 25.75
B: 19.75
C: 25.6
D: 20.75
答案: 【 25.75】
6、单选题:
将二进制数(110 1101 1010)B转换成十六进制数是()
选项:
A: EB2
B: 9EA
C: 6DA
D: 6CA
答案: 【 6DA】
7、单选题:
将二进制数(1101.101)B转换成八进制数是( )
选项:
A: 15.625
B: 15.5
C: 15.25
D: 15.75
答案: 【 15.5】
8、判断题:
十进制数 –25的8位二进制补码表示为 (11100111)B,对吗?
选项:
A: 正确
B: 错误
答案: 【 正确】
9、判断题:
对于一个带符号的二进制数,其最高位表示符号位,其余部分表示数值位,所以一个用补码表示的4位带符号二进制数 1001表示的是十进制数 –1。对吗?
选项:
A: 正确
B: 错误
答案: 【 错误】
10、判断题:
将一个八进制数写成(783.64),对吗?
选项:
A: 正确
B: 错误
答案: 【 错误】
11、判断题:
8位无符号二进制数可以表示的最大十进制数为256。对吗?
选项:
A: 正确
B: 错误
答案: 【 错误】
随堂测验1
1、判断题:
将一个八进制数写成807.65,对吗?
选项:
A: 正确
B: 错误
答案: 【 错误】
第3讲 码制
第3讲 码制-单元测试
1、单选题:
十进制数25用8421BCD码表示为( )。
选项:
A: 00100101
B: 1001010
C: 10000101
D: 10101
答案: 【 00100101】
2、单选题:
将(01000101.1001)8421BCD转化成余三码的结果为( )
选项:
A: 01000101.1100
B: 01001000.1001
C: 01111000.1100
D: 01001000.1100
答案: 【 01111000.1100】
3、单选题:
十进制5的4位循环码为( )
选项:
A: 0101
B: 1101
C: 1110
D: 0111
答案: 【 0111】
4、单选题:
将十进制数69.75转换成二进制数和8421BCD的结果为()
选项:
A: 1000110.1100, 01101001. 1100
B: 1010011.1101, 1101001. 111101
C: 1000101.0011, 01101001.01110101
D: 1000101.1100, 01101001.01110101
答案: 【 1000101.1100, 01101001.01110101】
5、单选题:
十进制数895.7对应的余3码为( )
选项:
A: 1000 1001 0110.1110
B: 1011 1100 1000.1010
C: 0001 1001 1010.1110
D: 1000 1001 1010.0111
答案: 【 1011 1100 1000.1010】
6、单选题:
符合汉明距离为1的编码是( )。
选项:
A: 8421BCD码
B: 余3码
C: 格雷码
D: 2421BCD码
答案: 【 格雷码 】
7、多选题:
下列编码中,属BCD编码的是( )。
选项:
A: 8421BCD码
B: 余3码
C: 格雷码
D: 2421BCD码
答案: 【 8421BCD码 ;
余3码 ;
2421BCD码】
8、多选题:
下面属于可靠性编码是( ) 。
选项:
A: 8421BCD码
B: 余3码
C: 格雷码
D: 奇偶校验码
答案: 【 格雷码 ;
奇偶校验码】
9、多选题:
和二进制数(10011)2等值数是( )
选项:
A: 19
B: (23)8
C: (00011001)8421
D: (01001100)余3码
答案: 【 19;
(23)8 ;
(00011001)8421 ;
(01001100)余3码】
10、多选题:
下列编码中,属于有权码的是( )。
选项:
A: 8421BCD码
B: 余3码
C: 5421BCD码
D: 2421BCD码
答案: 【 8421BCD码 ;
5421BCD码 ;
2421BCD码】
11、判断题:
奇偶校验码只能发现错误,不能纠正错误。
选项:
A: 正确
B: 错误
答案: 【 正确】
12、判断题:
余3码不是BCD码
选项:
A: 正确
B: 错误
答案: 【 错误】
13、填空题:
有一数码10010101,作为8421BCD码时,它相当于十进制数________。
答案: 【 95】
第10讲 组合电路的分析与设计方法
组合逻辑电路的分析与设计方法- 单元测验
1、单选题:
用与非门和非门设计一个三位的偶校验器,即当三位数中有偶数个1时输出为1,否则为0。设三个输入分别为A、B、C,输出为F,则输出信号F的表达式为( )。
选项:
A:
B:
C:
D:
答案: 【 】
2、单选题:
关于下面图示电路的功能,描述正确的是( )。
选项:
A: 输入变量ABC中只要有1个变量取值为1,输出为1。
B: 输入变量ABC中只要有2个或2个以上的变量取值为0,输出为1。
C: 输入变量ABC中只要有2个或2个以上的变量取值相同,输出为1。
D: 当输入变量ABC中3个变量的取值相同,输出为1。
答案: 【 当输入变量ABC中3个变量的取值相同,输出为1。】
3、单选题:
对于下图所示电路,如果改用异或门实现该电路功能,至少需要( )个2输入的异或门。
选项:
A: 1
B: 2
C: 3
D: 4
答案: 【 2】
4、单选题:
对应逻辑电路可能产生险象的表达式是( )
选项:
A:
B:
C:
D:
答案: 【 】
5、单选题:
下图所示组合逻辑电路,其功能是( )。
选项:
A: 8421码转余3码
B: 8421码转2421码
C: 二进制码转格雷码
D: 二进制码转8421码
答案: 【 8421码转余3码】
6、单选题:
如图所示电路中,Y(A,B,C,D)的最小项表达式是( )。
选项:
A: Y=Σm(1,2,3,4)
B: Y=Σm(0,1,2,3,4)
C: Y=Σm(5,6,7)
D: Y=Σm(3,5,6,7)
答案: 【 Y=Σm(5,6,7)】
7、单选题:
TTL电路下图所示,输出能够实现 的电路是( )。
选项:
A: A(上拉电阻合适)
B: B
C: C
D: D
E: E
答案: 【 A(上拉电阻合适)】
8、多选题:
组合逻辑电路输出和输入的关系可用( )表示。
选项:
A: 真值表
B: 状态表
C: 状态图
D: 逻辑表达式
答案: 【 真值表 ;
逻辑表达式】
9、多选题:
函数,当变量的取值为 时,将出现冒险现象。
选项:
A: B=C=1
B: B=C=0
C: A=1,C=0
D: A=0,B=0
答案: 【 B=C=1 ;
A=1,C=0;
A=0,B=0】
10、多选题:
下列哪些是组合逻辑电路设计的步骤?( )
选项:
A: 根据所选择的门类型,变换并化简逻辑表达式
B: 列出逻辑函数表达式
C: 按照工程实际要求,列出电路真值表
D: 画出逻辑电路
答案: 【 根据所选择的门类型,变换并化简逻辑表达式;
列出逻辑函数表达式;
按照工程实际要求,列出电路真值表;
画出逻辑电路】
11、判断题:
常用的消除组合逻辑电路中竞争冒险的方法有三种:发现并消除可能出现的互补变量运算、增加选通控制信号和使用滤波电路。( )
选项:
A: 正确
B: 错误
答案: 【 正确】
12、判断题:
组合逻辑电路通常由逻辑门和触发器组合而成。( )
选项:
A: 正确
B: 错误
答案: 【 错误】
13、判断题:
由逻辑门构成的电路是组合逻辑电路。
选项:
A: 正确
B: 错误
答案: 【 错误】
14、填空题:
组合逻辑电路在任意时刻的稳定输出信号取决于 。
答案: 【 该时刻的输入信号】
15、填空题:
组合逻辑电路的输出只与当时的 状态有关,而与电路 的输入状态无关。它的基本单元电路是 。(答案之间以逗号分开)
答案: 【 输入,原来,逻辑门##%_YZPRLFH_%##输入,原来,门电路】
随堂测验1
1、单选题:
1、电路如图所示,输出端L的表达式为( )。
选项:
A:
B:
C:
D:
答案: 【 】
2、单选题:
2、分析下图所示电路,输出函数F的表达式为( )。
选项:
A:
B:
C:
D:
答案: 【 】
3、判断题:
组合逻辑电路的输出与输入的关系可用真值表和逻辑函数描述。( )
选项:
A: 正确
B: 错误
答案: 【 正确】
随堂测验2
1、单选题:
下图中,A、B为某逻辑电路的输入波形,Y为输出波形,则该逻辑电路为( )。
选项:
A: 与门
B: 与非门
C: 同或门
D: 或非门
答案: 【 或非门】
2、单选题:
设计一个裁判表决电路。裁判组由三个人组成:主裁判A、副裁判B和C。在判定一次比赛的结果时必须按照如下原则:只有当两个或两个以上裁判支持,并且其中有一个为主裁判时,比赛结果的裁决才有效。令A、B、C为1表示支持,为0表示反对。裁决Y为1表示有效,为0表示无效。下列表达式中能够实现该电路功能的是( )。
选项:
A: A+BC
B: A+B+C
C: AB+AC
D: ABC
答案: 【 AB+AC】
3、判断题:
组合逻辑电路的特点是:任何时刻电路的稳定输出,仅仅取决于该时刻各个输入变量的取值,与电路原来的状态无关。( )
选项:
A: 正确
B: 错误
答案: 【 正确】
随堂测验3
1、单选题:
请问如下图所示组合逻辑电路,下述描述错误的是( )。
选项:
A: 该电路会发生险象。
B: 该电路当A=C=0时会发生险象。
C: 该电路会发生“0”型险象。
D: 该电路可以通过增加冗余项(A+C)消除险象。
答案: 【 该电路会发生“0”型险象。】
2、多选题:
组合逻辑电路消除竞争冒险的方法有 。
选项:
A: 修改逻辑设计
B: 在输出端接入滤波电容
C: 后级加缓冲电路
D: 屏蔽输入信号的尖峰干扰
答案: 【 修改逻辑设计 ;
在输出端接入滤波电容】
3、判断题:
逻辑冒险不可以通过修改逻辑设计来消除。( )
选项:
A: 正确
B: 错误
答案: 【 错误】
第11讲 编码器
编码器-单元测验
1、单选题:
10线-4线优先编码器74LS147是高位优先编码电路(优先级最高),74LS147正常工作时,若输入信号,则输出为( )。
选项:
A: 0110
B: 1001
C: 1111
D: 0000
答案: 【 1111】
2、单选题:
设计一个对1000个符号进行二进制编码,则至少要( )位二进制数码。
选项:
A: 3
B: 10
C: 1000
D: 11
答案: 【 10】
3、单选题:
8线—3线优先编码器的输入为 ,当优先级别最高的有效时,其输出的值是 。
选项:
A: 111
B: 000
C: 010
D: 101
答案: 【 000】
4、单选题:
电路在任何时刻只能有一个输入端有效。
选项:
A: 二进制译码器
B: 普通二进制编码器
C: 七段显示译码器
D: 优先编码器
答案: 【 普通二进制编码器 】
5、单选题:
对于8线-3线优先编码器,下面说法正确的是( )。
选项:
A: 有8根输入线,3根输出线
B: 有8根输入线,8根输出线
C: 有3根输入线,3根输出线
D: 有3根输入线,8根输出线
答案: 【 有8根输入线,3根输出线】
6、单选题:
8线-3线优先编码器74LS148接通电源后,其选通输出端输出低电平,则其原因可能是( )
选项:
A: 电源有问题
B: 无有效编码输入
C: 选通输入端没有接地
D: 扩展端没有接高电平
答案: 【 无有效编码输入】
7、单选题:
8线-3线优先编码器74LS148接通电源后,无论编码输入怎样变化,所有输出均被封锁在高电平,则其原因可能是:( )
选项:
A: 电源有问题
B: 编码输入无效
C: 选通输入端没有接地
D: 扩展端没有接地
答案: 【 选通输入端没有接地】
8、判断题:
普通编码器的2个或2个以上的输入同时为有效信号时,输出将出现错误编码。( )
选项:
A: 正确
B: 错误
答案: 【 正确】
9、判断题:
当2个或2个以上的输入同时为有效信号时,优先编码器将只对优先级别高的输入进行编码。( )
选项:
A: 正确
B: 错误
答案: 【 正确】
10、判断题:
编码器在任何时刻只能对一个输入信号进行编码。( )
选项:
A: 正确
B: 错误
答案: 【 正确】
11、填空题:
8线-3线优先编码器74LS148接通电源后,若编码信号输入从~依次为01000101,则其编码输出为 。
答案: 【 001】
12、填空题:
优先编码器的特点是允许同时输入多个编码信号,但只对其中 的信号进行编码。
答案: 【 优先级别最高##%_YZPRLFH_%##优先级最高##%_YZPRLFH_%##优先权最高##%_YZPRLFH_%##优先级别高】
随堂测验1
1、单选题:
若在编码器中有50个编码对象,则输出二进制代码位数至少需要( )
选项:
A: 5
B: 6
C: 10
D: 50
答案: 【 6】
2、判断题:
具有互相排斥输入条件的编码器可以允许多个输入信号同时有效。
选项:
A: 正确
B: 错误
答案: 【 错误】
随堂测验2
1、多选题:
编码器按照功能分为()
选项:
A: 一般编码器
B: 优先编码器
C: 集成编码器
D: 分立编码器
答案: 【 一般编码器;
优先编码器】
2、判断题:
74148集成编码器属于反码输出。
选项:
A: 正确
B: 错误
答案: 【 正确】
第12讲 译码器
译码器-单元测验
1、单选题:
已知74LS138译码器的输入三个使能端,地址码A2A1A0=011时,则输出 Y7 ~Y0是( ) 。
选项:
A: 11111101
B: 10111111
C: 11110111
D: 11111111
答案: 【 11110111 】
2、单选题:
一个译码器若有100个译码输出端,则译码器地址输入端至少有( )个。
选项:
A: 100
B: 6
C: 7
D: 8
答案: 【 7】
3、单选题:
用3-8线译码器74HC138可以构成6-64线译码器,需要( )片74HC138。
选项:
A: 10
B: 9
C: 8
D: 7
答案: 【 9】
4、单选题:
4位输入的二进制译码器,其输出应有( )位。
选项:
A: 1
B: 4
C: 8
D: 16
答案: 【 16】
5、单选题:
假设一低电平输出有效的四位二进制译码器的输入和输出信号分别为ABCD和,该译码器正常工作时,若ABCD=0110,则输出=( )
选项:
A: Z
B: 0
C: 1
D: X
答案: 【 1】
6、单选题:
多路数据分配器可以直接由( )来实现。
选项:
A: 编码器
B: 多路数据选择器
C: 译码器
D: 多位加法器
答案: 【 译码器】
7、单选题:
4线-10线译码器输出状态只有F2=0,其余输出端都为1,则它的输入状态应取( )
选项:
A: 1000
B: 0100
C: 0010
D: 0001
答案: 【 0010】
8、多选题:
下列芯片属于译码器的芯片是( )
选项:
A: 74LS148
B: 74LS138
C: 74LS48
D: 74LS42
答案: 【 74LS138;
74LS48;
74LS42】
9、多选题:
下列可以作为数据分配器的有( )。
选项:
A: 74LS138
B: 74LS48
C: 74LS148
D: 74LS139
答案: 【 74LS138;
74LS139】
10、判断题:
译码器实现组合逻辑函数时,依据的是逻辑函数的最简与或表达式。( )
选项:
A: 正确
B: 错误
答案: 【 错误】
11、判断题:
一个n位的二进制译码器有个输出端。( )
选项:
A: 正确
B: 错误
答案: 【 正确】
12、判断题:
译码器,顾名思义就是把高低电平信号翻译成二进制代码。
选项:
A: 正确
B: 错误
答案: 【 错误】
13、判断题:
判断实现函数图示电路接法的对错。
选项:
A: 正确
B: 错误
答案: 【 错误】
14、判断题:
二进制译码器的每一个输出信号就是输入变量的一个最小项。( )
选项:
A: 正确
B: 错误
答案: 【 正确】
15、填空题:
是编码的逆过程。
答案: 【 译码】
16、填空题:
用译码器来实现计算机输入/输出接口地址译码电路时,若所采用的译码器有3位地址码,则最多能控制 台输入/输出设备。
答案: 【 8】
随堂测验1
1、单选题:
为了使74LS138正常工作,使能输入端、和的电平应是( )。
选项:
A: 111
B: 110
C: 011
D: 100
答案: 【 100】
2、判断题:
二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。
选项:
A: 正确
B: 错误
答案: 【 正确】
3、填空题:
2线-4线二进制译码器的功能表如下表所示,欲将其改为四路分配器使用,应将使能端EI接 端,而输入端A、B作为 端。(答案以逗号分开)
答案: 【 数据,选择##%_YZPRLFH_%##数据,控制】
随堂测验2
1、单选题:
一位8421BCD码译码器的数据输入线与译码输出线的组合是( )
选项:
A: 4:6
B: 2:4
C: 4:10
D: 1:10
答案: 【 4:10】
2、判断题:
74LS42译码器采用部分译码方式
选项:
A: 正确
B: 错误
答案: 【 错误】
3、填空题:
二-十进制译码器的输出可以采用 方式和 方式实现
答案: 【 部分译码,完全译码】
随堂测验3
1、判断题:
数字式显示电路主要由译码器、驱动器电路和显示器三部分组成。译码器电路要将二进制数码转换成数码管能够接收的控制信号,驱动电路的作用是加大这一控制信号,显示器显示十进制数字或其他字符。
选项:
A: 正确
B: 错误
答案: 【 正确】
2、判断题:
共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。
选项:
A: 正确
B: 错误
答案: 【 正确】
3、填空题:
共阴LED数码管应与输出 电平有效的译码器匹配,而共阳LED数码管应与输出 电平有效的译码器匹配。(答案之间以逗号分开)
答案: 【 高,低】
第13讲 分配器和选择器
第13讲 分配器和选择器-单元测验
1、单选题:
用四选一数据选择器实现函数,应使( )。
选项:
A: D0=D1=0,D2=D3=1
B: D0=D1=1,D2=D3=0
C: D0=D2=0,D1=D3=1
D: D0=D2=1,D1=D3=0
答案: 【 D0=D2=0,D1=D3=1】
2、单选题:
多路数据分配器可以直接由( )来实现。
选项:
A: 编码器
B: 多路数据选择器
C: 译码器
D: 多位加法器
答案: 【 译码器】
3、单选题:
实现多输入、单输出逻辑函数,应选( )。
选项:
A: 数据分配器
B: 译码器
C: 编码器
D: 数据选择器
答案: 【 数据选择器】
4、单选题:
实现单输入、多输出逻辑函数,应选( )。
选项:
A: 编码器
B: 译码器
C: 数据分配器
D: 数据选择器
答案: 【 数据分配器】
5、单选题:
1路-4路数据分配器有( )。
选项:
A: 四个数据输入端,两个选择控制端,一个数据输出端
B: 四个数据输入端,一个选择控制端,一个数据输出端
C: 一个数据输入端,两个选择控制端,四个数据输出端
D: 一个数据输入端,一个选择控制端,四个数据输出端
答案: 【 一个数据输入端,两个选择控制端,四个数据输出端】
6、单选题:
已知用8选1数据选择器74LS151构成的逻辑电路如下图所示,则输出F的最简“与或”逻辑函数表达式是( )
选项:
A:
B: F=
C:
D:
答案: 【 F=】
7、多选题:
以下电路中,加以适当辅助门电路, 适于实现单输出组合逻辑电路。
选项:
A: 二进制译码器
B: 数据选择器
C: 优先编码器
D: 显示译码器
答案: 【 二进制译码器;
数据选择器】
8、多选题:
在下列逻辑电路中,属于组合逻辑电路的有 。
选项:
A: 译码器
B: 编码器
C: 寄存器
D: 数据选择器
答案: 【 译码器 ;
编码器 ;
数据选择器】
9、判断题:
利用数据选择器可以实现数据分配器的功能。
选项:
A: 正确
B: 错误
答案: 【 错误】
10、判断题:
数据选择器和数据分配器的功能正好相反,互为逆过程。
选项:
A: 正确
B: 错误
答案: 【 正确】
11、判断题:
数据选择器又称为多路选择器或多路开关电路,这种电路就相当于一个单刀单掷选择开关电路,当有控制信号时,该选择器处于接通状态,传输数据,相当于开关的接通状态。当没有控制信号时,该选择器处于断开状态,此时不能传输数据。
选项:
A: 正确
B: 错误
答案: 【 错误】
12、填空题:
数据选择器是在选择信号的作用下,从______中选择某一数据或一个数据作为输出的组合逻辑电路。
答案: 【 多个数据##%_YZPRLFH_%##多路数据】
13、填空题:
只用4选1数据选择器扩展形成16选1数据选择器,需要 个4选1数据选择器
答案: 【 5】
14、填空题:
一个32选1数据选择器有 个地址输入信号
答案: 【 5】
随堂测验1
1、单选题:
一个十六路数据选择器,其地址输入(选择控制端输入)端有 个。
选项:
A: 2
B: 4
C: 8
D: 16
答案: 【 4】
2、单选题:
八路数据分配器,其数据输入端有 个。
选项:
A: 1
B: 2
C: 4
D: 8
答案: 【 1】
3、判断题:
能将一个数据,根据需要传送到多个输出端的任何一个输出端的电路,称为数据选择器。( )
选项:
A: 正确
B: 错误
答案: 【 错误】
随堂测验2
1、单选题:
四选一数据选择器的数据输出Y与数据输入Xi和地址码Ai之间的逻辑表达式为Y= 。
选项:
A:
B:
C:
D:
答案: 【 】
2、单选题:
用4选1数据选择器实现两个三变量的逻辑函数F,最少需要 个4选1数据选择器。
选项:
A: 4
B: 3
C: 2
D: 1
答案: 【 2】
3、判断题:
数据分配器与数据选择器的功能相反,它能将一个数据分配到许多通道电路中。
选项:
A: 正确
B: 错误
答案: 【 正确】
第14讲 加法器
第14讲 加法器-单元测验
1、单选题:
某组合逻辑电路的输入(A、B、C)输出波形(X、Y)如下图所示,则其逻辑功能是( )
选项:
A: 编码器
B: 半加器
C: 全加器
D: 译码器
答案: 【 全加器】
2、单选题:
四位超前进位加法器74LS283提高了工作速度,原因在于( )
选项:
A: 各位的进位是依次传递的
B: 它是四位串行进位加法器
C: 内部具有四个全加器
D: 各位的进位是同时传递的
答案: 【 各位的进位是同时传递的】
3、单选题:
下图所示为2个4位二进制数相加的串接全加器逻辑电路图,运算后的CoS3S2S1S0结果是( )
选项:
A: 11000
B: 11001
C: 10110
D: 10101
答案: 【 11000】
4、单选题:
半加器的进位输出端与输入端的逻辑关系是( )
选项:
A: 与非
B: 或非
C: 与
D: 异或
答案: 【 与】
5、单选题:
在下列逻辑电路中,不是组合逻辑电路的有( )
选项:
A: 译码器
B: 编码器
C: 全加器
D: 计数器
答案: 【 计数器】
6、单选题:
串行加法器的进位信号采用( )传递,并行加法器的进位信号采用( )传递
选项:
A: 超前,逐位
B: 逐位,超前
C: 逐位,逐位
D: 超前,超前
答案: 【 逐位,超前】
7、单选题:
用n个一位全加器串接起来,构成的n位加法器的优、缺点是( )
选项:
A: 电路简单,运行速度快
B: 电路复杂,运行速度快
C: 电路简单,运行速度慢
D: 电路复杂,运行速度慢
答案: 【 电路简单,运行速度慢】
8、多选题:
利用四位二进制加法器74LS283可以实现 ( )的逻辑功能。
选项:
A: 加法
B: 减法
C: 8421BCD码转换为余3码
D: 余3码转换为8421BCD码
答案: 【 加法;
减法;
8421BCD码转换为余3码;
余3码转换为8421BCD码】
9、多选题:
下列哪些是加法器?( )
选项:
A: 74LS183
B: 74LS138
C: 74LS283
D: 74LS148
答案: 【 74LS183;
74LS283】
10、判断题:
串行进位加法器的缺点是运算速度慢,优点是电路结构简单。超前进位加法器的优点是运算速度快,缺点是电路结构复杂。( )
选项:
A: 正确
B: 错误
答案: 【 正确】
11、判断题:
实现两个一位二进制数和来自低位的进位相加的电路叫全加器。( )
选项:
A: 正确
B: 错误
答案: 【 正确】
12、判断题:
加法器可以实现减法运算。( )
选项:
A: 正确
B: 错误
答案: 【 正确】
13、判断题:
四个全加器可以组成一个串行进位的四位数加法器( )
选项:
A: 正确
B: 错误
答案: 【 正确】
14、填空题:
两个二进制数之间的算术运算无论是加、减、乘、除,目前在数字计算机中都是化为若干步 运算和移位进行的。
答案: 【 加法】
15、填空题:
由加法器构成的代码变换电路如下图所示。若输入信号b3、b2、b1、b0为8421BCD码,则输出端S3、S2、S1、S0是 代码。
答案: 【